## حل مسائل فصل ۵

کلاس حل تمرین معماری کامپیوتر دکتر زینالی، رامتین کوثری، ۱ آذر ۱۴۰۳ کلاس ۳۱۰

## طریقه حل مسائل با ۲ یا چند دستور در هر خانه حافظه:

در سوال های امتحان معمو لا چند دستور در هر خانه حافظه قرار دارند که ما باید آنها را به درستی اجرا کنیم. برای مثال فرض کنید که هر خانه حافظه دارای ۲ دستور باشد، مانند:

| $I_1$ | Opcode <sub>1</sub> | Address <sub>1</sub> | I <sub>2</sub> | Opcode <sub>2</sub> | Address <sub>2</sub> |
|-------|---------------------|----------------------|----------------|---------------------|----------------------|
| 1     | 5                   | 10                   | 1              | 5                   | 10                   |

در این نوع از فرمت دستور ما باید این مسئله را با استفاده از یک فلگ کمکی حل کنیم، حال پیش از آنکه این فلگ را طراحی کنیم باید ابندا خود فرمت دستور را بررسی کنیم, فرمت دستور ما مجموعا ۳۲ بیت است که بخش سمت چپی دستور اول و بخش سمت راستی دستور دوم میباشد. اگر ما دستور بخش اول را انجام دهیم باید به بخش دوم رفته و آن را انجام دهیم ولی حواستان باشد که از مراحل چرخه دستورات مرحله Fetch را برای بخش های دوم انجام نمی دهیم چون Fetch می آید و از حافظه یک بلوک را میخواند، حال که بلوک حافظه ما از ۲ دستور تشکیل شده است هنگامی که دستور اول را خواندیم در همان بلوک Fetch شده باید به سراغ دستور دوم در بخش دوم برویم و نباید fetch کنیم, حال اگر در بخش دوم باشیم باید برویم بخش اول بلوک بعدی حافظه پس اینجاست که دوباره باید اشته باشیم و دهیم زیرا بلوک بعدی را میخواهیم, تا اینجا در نظر داشته باشید که ما برای تعیین بودن در بخش اول و بخش دوم نیاز داریم که یک فلگ کمکی یا جانبی داشته باشیم و دهیم زیرا بلوک بعدی را میخواهیم, تا اینجا در دالتی که چندین دستور داشته باشیم) باید ریست (صفر) کنیم. این نکته را هم توجه داشته باشید که مرحله بعد از محله و معافله و در این مرحله اجزای دستور را تفکیک می کردیم، حال اگر از بخش اول گذر کنیم باید برای بخش دوم نیز این کار را انجام دهیم و همچنین مراحل بعدی مانند E.A و Sequencer پس برای اینکه مرحله Fetch را انجام دهیم باید Decode را انجام دهیم باید Pecode را به روی زمانی ببریم که مرحله Decode شروع میشود.

به حل مثال زیر از امتحان دقت کنید که میخواهیم مراحل چرخه اجرای دستورات را برای این حالت بنویسیم:

در این مثال ابتدا باید آن فلگ کمکی را تعین کنیم، ما ۲ دستور در یک بلوک بیشتر نداریم پس با ۱ بیت میتوانیم آن را کد کنیم که مثلا با m

نمایش میدهیم حال اگر m:m'=0 باشد قرارداد می کنیم بخش اول

و اگر m:m:m=1 باشد قرارداد می کنیم بخش دوم اجرا شود:



حال با این قرارداد می توانیم مسئله را حل کنیم. مراحل چرخه اجرای دستورات به شکل زب



این مرحله چون ۱ بلوک حافظه را در مقدار PC میخواند پس نیازی نداریم که فلگ جانبی را لحاظ کنیم و از آنجایی که شکل رجیستر IR ندارد باید از رجیستر DR ندارد باید از رجیستر است پس خواهیم داشت:

 $T_0: DR \leftarrow M[PC]$  ,  $PC \leftarrow PC + 1$ 

البته توجه کنید اگر DR ما ۱۶ بیت یعنی نصف اندازه خانه حافظه بود یکبار بخش اول و بار دیگر بخش دوم را داخل DR بنویسیم. یعنی همان زمانبندی نوشته شده منتهی در ۲ خط با نوشتن شروط m و 'm.

**Decode:** 
$$I \leftarrow IR_{(15)}$$
,  $D_0D_1D_2 \dots D_7 \leftarrow IR_{(14-12)}$ ,  $AR \leftarrow IR_{(11-0)}$ 

این مرحله باید حواسمان باشد که یکبار باید برای m' و بار دیگر باید برای m نوشته شود یعنی:

$$\begin{split} m'T_1: & I \leftarrow DR_{(15)} \ , \ D_0D_1D_2 \ldots D_{31} \leftarrow IR_{(14-10)} \ , \ AR \leftarrow IR_{(9-0)} \\ mT_1: & I \leftarrow DR_{(31)} \ , \ D_0D_1D_2 \ldots D_{31} \leftarrow IR_{(30-26)} \ , \ AR \leftarrow IR_{(25-16)} \end{split}$$

**Effective Address :**  $if (I = 1) then AR \leftarrow M[AR]$ 

در این مرحله چون در مرحله قبل چه آدرس دستور بخش اول و چه آدرس بخش دوم را در AR ریختیم پس عملا نباید رفتار متفاوتی به کمک فلگ جانبی داشته باشیم زیرا قرار است حافظه در AR به AR ریخته شود و AR در مرحله قبل یا آدرس نیمه اول را دارد یا دوم:

$$\begin{split} &I \, T_2 \colon \quad NOP \\ &m \, I' T_2 + m' I' T_2 \, \colon \quad DR \, \leftarrow \, M[AR] \\ &m \, I' T_3 + m' I' T_3 \, \colon \quad AR \, \leftarrow \, DR \end{split}$$

با توجه به نکته گفته شده میتو انیم از فلگ جانبی فاکتور بگیریم:

$$\begin{split} &I\,T_2\colon\quad NOP\\ &I'T_2(m+m') \Rightarrow I'T_2(1) \Rightarrow I'T_2\colon\quad DR \leftarrow M[AR]\\ &I'T_3(m+m') \Rightarrow I'T_3(1) \Rightarrow I'T_3\colon\quad AR \leftarrow DR \end{split}$$

 $\mathbf{Execute}: D_0D_1D_2 \dots \ D_{31}$ 

برای مثال مرحله اجرا دستور ADD را می نویسیم:

```
\begin{array}{ll} D_{23}(ADD): & M[AR] \leftarrow AC + M[AR] \\ D_{23}T_4: & DR \leftarrow M[AR] \\ D_{23}T_5: & AC \leftarrow AC + DR \\ D_{23}T_6: & DR \leftarrow AC \\ D_{23}T_7: & M[AR] \leftarrow DR \end{array}
```

Fetch حال در اینجا دستور تمام شده و باید سراغ دستور بعدی برویم ولی حواستان باشد که دستور بعد در خانه بعدی حافظه نیست پس نباید SC را صفر کنیم تا مرحله horizon اتفاق بیفتد بلکه فقط باید به بخش دوم  $(m \leftarrow 1)$  برویم و همچنین SC را ۱ کنیم تا چرخه از مرحله Decode در دستور بخش دوم شود و وقتی دستور بخش دوم  $(m \leftarrow 1)$  برویم و همچنین فلگ جانبی را نیز باید دوباره صفر کنیم  $(m \leftarrow 0)$  که چرخه اجرای دستور بعدی از بخش اول در خانه بعدی حافظه شروع شود پس کافی است به  $(m \leftarrow 1)$  های بالا،  $(m \leftarrow 1)$  های جدیدی اضافه کنیم که این فر ایند را انجام دهد:

```
\begin{array}{lll} D_{23}T_4: & DR \leftarrow M[AR] \\ D_{23}T_5: & AC \leftarrow AC + DR \\ D_{23}T_6: & DR \leftarrow AC \\ D_{23}T_7: & M[AR] \leftarrow DR \\ m'D_{23}T_7: & SC \leftarrow 1 \ , \ m \leftarrow 1 \\ m \ D_{23}T_7: & SC \leftarrow 0 \ , \ m \leftarrow 0 \end{array}
```

پس میتوانیم به کمک فلگ جانبی این فرایند ها را انجام دهیم ولی باید توجه داشته باشیم که به از ای هر فلگی که اضافه میکنیم باید یک J.K-f.f (جی کا فلیپ فلاپ) بر ای آن طراحی کنیم.